افزایش بازده توان در مبدل های داده آنالوگ به دیجیتال

پایان نامه
چکیده

در این پایان نامه، سه طرح مورد بررسی قرار گرفته است: در طرح اول، با یک رویکرد جدید به ایده اشتراک گذاری تقویت کننده عملیاتی در مدولاتور دلتا- سیگما نگریسته شده است. در این طرح براساس میزان ظرفیت خازنی هر طبقه به آن طبقه عرض پالس کلاک اختصاص داده می شود لذا با کمترین میزان هارمونیک و حداکثر میزان بازده توان، عملیات اشتراک گذاری شکل می گیرد. در این طرح در یک نمونه دلتا- سیگمای مرتبه دوم در ازای پهنای باند ده کیلوهرتز، تعداد سیزده بیت و نیز توان مصرفی کل 2/69 میکرووات، fom معادلfj/step 2/392 اخذ شده است. در طرح دوم، یک ساختار جدید از مدولاتور دلتا- سیگما ایجاد شده است که قابلیت گرفتن دو مرتبه شکل دهی نویز از یک طبقه مدولاتور را داراست و در کل ساختار دلتا- سیگما یک تقویت کننده عملیاتی صرفه جویی می شود، این در حالی است که توابع تبدیل سیگنال و نویز نسبت به حالت متداول تغییری نمی کنند. در این طرح، دو نمونه مدولاتور مراتب دوم و سوم شبیه سازی شده است. در مدولاتور مرتبه دوم، در ازای پهنای باند 100 هرتز ، تعداد 9/14 بیت اخذ شده است. همچنین در مدولاتور مرتبه سوم در ازای پهنای باند 300 هرتز، تعداد 9/14 بیت اخذ شده است. در طرح سوم، با یک رویکرد جدید به بخش d/a داخلی مبدل های سار آسنکرون نگریسته شده است و بدون مصرف هرگونه توان اضافی و حتی کاهش توان مصرفی، میزان زمان تبدیل مبدل کاهش یافته است که این خود باعث افزایش ویژه ای در بازده توان مبدل دارد. در این طرح، در ازای رنج پهنای باند مبدل از 4 تا 32 مگاهرتز و توان مصرفی از رنج 14 تا 186 میکرووات، fom معادل fj/step 3/5 اخذ شده است. در طرح سوم، با یک رویکرد جدید به بخش d/a داخلی مبدل های سار آسنکرون نگریسته شده است و بدون مصرف هرگونه توان اضافی و حتی کاهش توان مصرفی، میزان زمان تبدیل مبدل کاهش یافته است که این خود باعث افزایش ویژه ای در بازده توان مبدل دارد. در این طرح، در ازای رنج پهنای باند مبدل از 4 تا 32 مگاهرتز و توان مصرفی از رنج 14 تا 186 میکرووات، fom معادل fj/step 3/5 اخذ شده است.

منابع مشابه

طراحی مبدل آنالوگ به دیجیتال توان بایین

مبدل های آنالوگ به دیجیتال (adc)، پردازش سیگنالهای آنالوگ جهان واقعی را در حوزه دیجیتال امکان پذیر می سازند. در میان ساختار های متعدد adc ، مبدل های الگوریتمی (یا دوره ای )، به صورت یک معماری مناسب برای تحقق مبدل های آنالوگ به دیجیتال با سرعت های نمونه برداری پایین تا متوسط و دقت های بین 8 تا 17 بیت با کمترین توان مصرفی و سطح سیلیکن اشغالی شناخته شده است. این مبدل ها در سیستم های سنسور، قطعات پ...

15 صفحه اول

کاهش توان در مبدل آنالوگ به دیجیتال فلش پر سرعت

مبدلهای آنالوگ به دیجیتال فلش عمدتا در کاربردهایی با سرعت نمونه برداری بسیار زیاد اما تعداد بیت کم از قبیل رادیوهای با پهنای باند وسیع مورد استفاده قرار می گیرند. یکی از مهمترین محدودیتها در افزایش تعداد بیت در این مبدلها، افزایش سرسام آور توان مصرفی است که به صورت نمایی با افزایش تعداد بیت مبدل افزایش می یابد. در این پایان نامه تلاش شده است با اصلاح ساختار مقایسه کننده توان مصرفی آن کاهش یابد....

15 صفحه اول

مبدل آنالوگ به دیجیتال چند کاناله با توان مصرفی کم

در این پایان نامه به تشریح و طراحی یک مبدل آنالوگ به دیجتال 16 کاناله به روش single slope با رزولوشن 10 بیت و توان مصرفی کم پرداخته شده است. مبدل فوق در تکنولوژی cmos 0.18 ?m طراحی و شبیه سازی شده است. همه کانال های این مبدل دارای دو بخش مشترک و دو بخش مجزا می باشند. بخش های مشترک عبارتند از شمارنده و مولد موج شیب و بخش های مجزا شامل ثبات و مقایسه کننده می باشند. این مبدل برای استفاده در مقاصد ...

طراحی و شبیه‌سازی مبدل آنالوگ به دیجیتال لوله‌ای مبتنی بر مقایسه‌گر ولتاژ پایین

در این مقاله، یک مبدل آنالوگ به دیجیتال لوله‌ای مبتنی بر مقایسه‌گر ولتاژ پایین طراحی شده است. حذف تقویت‌کننده و جایگزین کردن آن به‌وسیله یک مقایسه‌گر و منبع جریان تأثیر زیادی در کاهش توان مصرفی و پیچیدگی طراحی داشته است. برای طبقه اول از یک دو برابرکننده بهره خازنی به‌عنوان MDAC استفاده شده است تا دقت لازم را برای ولتاژ خروجی طبقه اول فراهم آورد. به‌دلیل اثر بارگذاری طبقه دوم بر روی طبقه اول از...

متن کامل

طراحی مبدل های آنالوگ به دیجیتال با ساختار تمام دیجیتال

در تکنولوژی های جدید cmos بلوکهای آنالوگ و سیگنال مرکب با مشکلاتی مواجه شده اند چون قابلیت عملکرد آنالوگ ترانزیستورها در تکنولوژی های جدید تنزل می یابد. برای مثال گین ذاتی ترانزیستورها کم شده است، کاهش ولتاژ تغذیه سوئینگ ولتاژ را کاهش می دهد اما نویز به این نسبت کم نمی شود و در نتیجه نسبت سیگنال به نویز که یکی از مشخصه های مهم می باشد، کاهش می یابد. به عبارت دیگر مدارات مجتمع آنالوگ به اندازه م...

15 صفحه اول

کالیبراسیون دیجیتال خطا در مبدل آنالوگ به دیجیتال سیگما-دلتا

امروزه مبدل های ?? به واسطه دارا بودن دقت های بالا با سخت افزاری ساده در کاربردهای وسیعی همچون مخابرات داده استفاده می شوند. از طرفی با کوچک شدن تکنولوژی و کاهش سطح منابع تغذیه تأمین کننده توان مدار، دراین مبدل ها از osrهای کوچکی استفاده می شود که این خود باعث افزایش تأثیر نویز کوانتیزاسیون در خروجی می شود. جهت برطرف کردن این مشکل می توان از تکنیک های حذف نویز وفقی anc استفاده کرد. این تکنیک دا...

منابع من

با ذخیره ی این منبع در منابع من، دسترسی به آن را برای استفاده های بعدی آسان تر کنید

ذخیره در منابع من قبلا به منابع من ذحیره شده

{@ msg_add @}


نوع سند: پایان نامه

وزارت علوم، تحقیقات و فناوری - دانشگاه فردوسی مشهد - دانشکده مهندسی

میزبانی شده توسط پلتفرم ابری doprax.com

copyright © 2015-2023